Microchip präsentiert RISC-V-basierte FPGA- und Space-Compute-Lösungen auf RISC-V Summit
[gesponsert] Microchip gibt einen Ausblick auf seine PolarFire 2 FPGA-Siliziumplattform, sein RISC-V-basiertes Prozessor-Subsystem und die Roadmap seiner Software-Suite.
Mittelklasse-FPGAs und System-on-Chip (SoC)-FPGAs spielen eine wichtige Rolle bei der Verlagerung von Computer-Workloads an den Rand des Netzwerks. Microchip Technology hat mit seinen vielfach ausgezeichneten FPGAs zu diesem Übergang beigetragen; zudem lieferte das Unternehmen die ersten RISC-V-basierten FPGAs, die doppelt so stromsparend sind wie die Mittelklasse-FPGAs der Konkurrenz und die über ein erstklassiges Design-, Betriebssystem- und Lösungsökosystem verfügen. Das Unternehmen präsentiert seine Lösungen auf dem RISC-V Summit 2022 und gibt einen Ausblick auf seine PolarFire 2 FPGA-Siliziumplattform, sein RISC-V-basiertes Prozessor-Subsystem und die Roadmap seiner Software-Suite. Außerdem wird das Unternehmen einen RISC-V-basierten High-Performance Spaceflight Computing (HPSC)-Prozessor erörtern, den es für die NASA und die Raumfahrt- und Verteidigungsindustrie entwickelt.
„Microchip hat als erstes Unternehmen FPGAs für energieeffiziente Edge-Compute-Segmente angeboten und erstmals SoC-FPGAs mit Unterstützung der offenen RISC-V-Befehlssatzarchitektur in die Serienproduktion gebracht“, so Shakeel Peera, Vice President of Marketing für den Geschäftsbereich FPGA von Microchip. „Wir freuen uns sehr darauf, auf dem diesjährigen Summit unsere produktionsreife PolarFire SoC-Familie, unser Partner-Ökosystem und unsere Lösungen für energieeffiziente Edge-Compute-Systeme von heute vorzustellen. Als zusätzlichen Bonus werden wir einen Ausblick auf unsere nächsten Schritte geben, mit denen wir die Rechenleistung unserer Roadmap um das 15-fache steigern werden.“
Die PolarFire FPGA- und PolarFire SoC-Familien bieten bereits jetzt die branchenweit beste Wärme- und Leistungseffizienz im Mittelklassesegment. Die Familien sind für den Einsatz von Systemen mit hoher Rechenleistung in kleinen Formfaktoren optimiert; sie verringern die Größe und das Gewicht von Systemen mit eingeschränktem Stromverbrauch in Anwendungen wie industrielle Bildverarbeitung, Robotik, KI-fähige medizinische Systeme und intelligente Verteidigungs- und Luftfahrtsysteme. Die PolarFire 2-Familie steigert die Leistungs- und Stromeffizienzkurve noch weiter und bietet zusätzlich neue RISC-V-basierte Hochleistungs-Rechenelemente an.
Sie umfasst auch eine Reihe von Design-Tools mit einem neuen Ansatz für die Systementwicklung, der das volle Potenzial dieser FPGAs und SoC-FPGAs freisetzt, da die Entwickler intelligenter Algorithmen die Feinheiten der zugrunde liegenden FPGA-Hardware nicht mehr verstehen müssen.
Microchip wird auch sein Ökosystem für Mi-V-Lösungen zur Unterstützung der Stack-Entwicklung für RISC-V-basierte Systeme vorstellen. Es deckt mehr als 90% der Pakete für kommerzielle und Open-Source-Betriebssysteme (OS) sowie Echtzeitbetriebssysteme (RTOS) ab und umfasst weitere Software-, Middleware- und Firmware-Angebote von Microchip und seinen Mi-V-Ökosystempartnern.
Teilnehmer des RISC-V Summit erhalten vom 13. bis 14. Dezember 2022 am Stand #PG5 in Halle 2 des San Jose McEnery Convention Centers in San Jose, Kalifornien, einen Überblick über die PolarFire-Familie und das Mi-V-Ökosystem von Microchip, eine Vorschau auf die PolarFire 2-Familie und die Design-Tool-Suite sowie über die HPSC-Angebote. Besucher können bei den folgenden Präsentationen auf der Konferenz mehr über Microchip erfahren:
Ausführliche Informationen zu den FPGA-Familien von Microchip finden Sie hier.
„Microchip hat als erstes Unternehmen FPGAs für energieeffiziente Edge-Compute-Segmente angeboten und erstmals SoC-FPGAs mit Unterstützung der offenen RISC-V-Befehlssatzarchitektur in die Serienproduktion gebracht“, so Shakeel Peera, Vice President of Marketing für den Geschäftsbereich FPGA von Microchip. „Wir freuen uns sehr darauf, auf dem diesjährigen Summit unsere produktionsreife PolarFire SoC-Familie, unser Partner-Ökosystem und unsere Lösungen für energieeffiziente Edge-Compute-Systeme von heute vorzustellen. Als zusätzlichen Bonus werden wir einen Ausblick auf unsere nächsten Schritte geben, mit denen wir die Rechenleistung unserer Roadmap um das 15-fache steigern werden.“
Die PolarFire FPGA- und PolarFire SoC-Familien bieten bereits jetzt die branchenweit beste Wärme- und Leistungseffizienz im Mittelklassesegment. Die Familien sind für den Einsatz von Systemen mit hoher Rechenleistung in kleinen Formfaktoren optimiert; sie verringern die Größe und das Gewicht von Systemen mit eingeschränktem Stromverbrauch in Anwendungen wie industrielle Bildverarbeitung, Robotik, KI-fähige medizinische Systeme und intelligente Verteidigungs- und Luftfahrtsysteme. Die PolarFire 2-Familie steigert die Leistungs- und Stromeffizienzkurve noch weiter und bietet zusätzlich neue RISC-V-basierte Hochleistungs-Rechenelemente an.
Sie umfasst auch eine Reihe von Design-Tools mit einem neuen Ansatz für die Systementwicklung, der das volle Potenzial dieser FPGAs und SoC-FPGAs freisetzt, da die Entwickler intelligenter Algorithmen die Feinheiten der zugrunde liegenden FPGA-Hardware nicht mehr verstehen müssen.
Microchip wird auch sein Ökosystem für Mi-V-Lösungen zur Unterstützung der Stack-Entwicklung für RISC-V-basierte Systeme vorstellen. Es deckt mehr als 90% der Pakete für kommerzielle und Open-Source-Betriebssysteme (OS) sowie Echtzeitbetriebssysteme (RTOS) ab und umfasst weitere Software-, Middleware- und Firmware-Angebote von Microchip und seinen Mi-V-Ökosystempartnern.
Teilnehmer des RISC-V Summit erhalten vom 13. bis 14. Dezember 2022 am Stand #PG5 in Halle 2 des San Jose McEnery Convention Centers in San Jose, Kalifornien, einen Überblick über die PolarFire-Familie und das Mi-V-Ökosystem von Microchip, eine Vorschau auf die PolarFire 2-Familie und die Design-Tool-Suite sowie über die HPSC-Angebote. Besucher können bei den folgenden Präsentationen auf der Konferenz mehr über Microchip erfahren:
- “RISC-V im Blickpunkt: Microchip's RISC-V Journey to Deliver Innovation from Edge Compute to the Edge of the Solar System”, Bruce Weyer, Corporate Vice President, FPGA, Microchip, am 13. Dezember in Halle 3 von 11:00 Uhr bis 11:10 Uhr.
- „RISC-V Enabling High Performance Spaceflight Computing”, am 14. Dezember in Halle 3 von 9:40 bis 9:55 Uhr.
Ausführliche Informationen zu den FPGA-Familien von Microchip finden Sie hier.